首页 > TAG信息列表 > 串扰
  • 大牛Rob Reeder告诉你串扰的来源途径及测试方式

    旺彩娱乐 www.india11v.com ADI(亚德诺半导体)高级系统应用工程师Rob Reeder:“当然,这是必须考虑的”。...

    2018-02-02 15:12:29  关键字:PCB设计   串扰   测试方式   

  • 高速差分过孔之间的串扰分析

    在硬件系统设计中,通常我们关注的串扰主要发生在连接器、芯片封装和间距比较近的平行走线之间。但在某些设计中,高速差分过孔之间也会产生较大的串扰,本文对高速差分过孔之间的产生串扰的情况提供了实例仿真分析和解决方法。...

    2018-02-01 15:52:44  关键字:PCB设计   高速差分过孔   串扰   

  • PCB设计中,如何避免串扰

    变化的信号(例如阶跃信号)沿传输线由A到B传播,传输线C-D上会产生耦合信号,变化的信号一旦结束也就是信号恢复到稳定的直流电平时,耦合信号也就不存在了,因此串扰仅发生在信号跳变的过程当中,并且信号沿的变化(转换率)越快,产生的串扰也就越大。...

    2017-09-18 14:17:29  关键字:PCB   高阻状态   耦合   串扰   

  • 高频PCB布线的设计与技巧

    PCB又被称为印刷电路板(Printed Circuit Board),它可以实现电子元器件间的线路连接和功能实现,也是电源电路设计中重要的组成部分。今天就将以本文来介绍在PCB设计中的高频电路布线技巧。...

    2017-09-13 14:53:12  关键字:高频   PCB布线   串扰   反射   

  • PCB设计中的高频电路布线技巧

    高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄...

    2015-05-06 11:09:12  关键字:PCB   串扰   高频电路   布线   信号线   引线   

  • 稳健的串扰设计准则

    随便问一位硬件设计人员:松散耦合的带状线对跟紧密耦合的带状线对,哪一种会带来更少的通道间差分串扰。99%的人会选择后者。但他们错了。目标阻抗和横切面在超过10Gbps的高速串行连接中,损耗是影响互联设计的主要...

    2015-03-14 21:31:53  关键字:串扰   

  • 消除串扰自激的工程应用实例

    摘要:在实际工程中,系统在设计加工出来以后,电路结构都已经确定,但是在调试过程中会出现各种问题,要求有大量调试的经验。文章以C波段的接收机的调试为例,给出了几种消除串扰自激的实例应用,从而很好的解决了射...

    2013-04-07 13:31:56  关键字:串扰   工程   应用实例      

  • 互感--连接器引起的串扰

    图9.1中举例说明了工作中的电流环的基本互感耦合。电流离开门电路A,经由信号返回路径X流回源端。由于电流路径X、Y和Z相互重叠,路径X的磁场将在信号路径Y和Z上感应出噪声电压。因为路径Y与路径X的重叠面积大于路径X...

    2012-09-02 18:14:26  关键字:互感   串扰   连接器      

  • 利用VNA分析高速线上的串扰

    差分电路可以有效地去除高频、高速设计中的共模噪声。差分器件和传输线不仅常被用于高速数字总线设计,而且也被用于包括手机在内的许多射频和微波产品中。与测试传统的单端器件相比,测试差分器件和传输线需要更多的...

    2012-08-31 14:44:29  关键字:VNA   分析   串扰      

  • 指状电源和地线的串扰

    图5.11示意了电源和地线的指状布局,与电源和地的栅格类似,容许一些互感的耦合,但是节省了更多的线路板面积。在FCC分贝辐射指南之前制造的早期计算机设备中,这种老式布局出现过。电源和地的指状布局同样也用廉价的...

    2012-08-03 23:11:06  关键字:电源   地线   串扰      

  • 端接电路的串扰详细介绍

    图6.16中,相邻的端接电路会在电路走线之间交叉耦合信号能量。这种交叉耦合比通常发生在相邻传输线之间的串扰更严重。本文将提供接交叉耦合的实际测量结果,同时给出了一些预测端接电路串扰的提示。端接中的串扰同时...

    2012-07-20 22:18:40  关键字:端接电路   串扰   详细介绍      

  • 解析嵌入式系统串扰问题

    引言在嵌入式系统硬件设计中,串扰是硬件工程师必须面对的问题。特别是在高速数字电路中,由于信号沿时间短、布线密度大、信号完整性差,串扰的问题也就更为突出。设计者必须了解串扰产生的原理,并且在设计时应用恰...

    2012-03-12 16:07:13  关键字:嵌入式系统   串扰      

技术子站

更多

项目外包

更多

推荐博客